Establecer el funcionamiento básico, comprobar las señales y validar las respuestas es fundamental durante el encendido de la placa. Esto significa saber si las señales parecen correctas, si las señales se están comunicando, si el bus de comando está operativo, si las configuraciones de voltaje y sincronización están en la magnitud correcta de error, si los canales muestran paquetes de lectura y escritura. Estos primeros pasos son críticos y requieren herramientas simples y dedicadas diseñadas específicamente para esta fase del diseño de la memoria. Esto no es cumplimiento, es más que eso.
- ¿Las señales de la DRAM (lectura) o del controlador (escritura) se ven correctas?
- ¿Están los detalles iniciales de voltaje y tiempos en las ubicaciones correctas?
- ¿El bus de comando se comunica correctamente?
Minimizar los impactos de la sonda y el intercalador en su diseño es fundamental para maximizar la calidad de la señal DDR en su osciloscopio. Teledyne LeCroy Sondas de la serie DH Son sondas activas de bajo ruido y carga baja con puntas soldadas y adaptadores QuickLink. Un intercalador puede mejorar aún más la calidad de la señal al ubicar el punto de prueba cerca de la bola de la DRAM. Luego, la combinación de sonda e intercalador se puede desintegrar con Virtual Probe.
JEDEC requiere que las mediciones DDR se realicen en la bola de la DRAM (el BGA), o en la ubicación de prueba n.° 1 en la imagen. Si la ubicación de su sonda se encuentra actualmente en el número 2 (intercalador) o en el número 3 (en medio del bus o en VIA), la ubicación de la sonda se puede mover virtualmente antes de comenzar la validación o las mediciones de DDR.
- La desintegración de archivos de parámetros S .2SP, .3SP y .6SP tiene en cuenta los puntos T con intercaladores y bandas verticales.
- Virtual Probing puede mover el punto de sonda al controlador de memoria para analizar paquetes de lectura estresados.
- Elimine los problemas causados por las ubicaciones de las sondas en el medio del bus
- Lea el tutorial de la publicación del blog sobre sondeo virtual
Los errores de configuración del sondeo, como los reflejos, pueden confundirse con la calidad del diseño DDR. Virtual Probe @ Receiver de Teledyne LeCroy se puede utilizar para eliminar reflejos y brindarle una mejor imagen del rendimiento real de su diseño DDR.
- Elimine los problemas de terminación con Virtual Probe en el receptor (VP@RCVR).
El analizador lógico HDA125 de Teledyne LeCroy sondea direcciones de comando DDR digitalmente y conserva canales de osciloscopio analógicos para otras señales. La decodificación y activación del protocolo DDR se pueden utilizar en estas señales probadas digitalmente para aislar las actividades DDR y las señales de datos para una depuración más rápida. El analizador lógico HDA125 admite las líneas de dirección CMD DDR8400 más altas de 5 MT/s para decodificación y activación.
- Solo industrias Decodifica y activa hasta DDR5
- Decodificar la tabla de verdad de comandos de JEDEC
- Realice una mejor separación R/W, el bus de comando conoce las ubicaciones de los paquetes
- Superposición de imágenes R/W en canales